[QE-30] | PhD on Advanced Circuits and Methods for Heterogeneous Integration

Sé de los primeros solicitantes.
Universidad Politécnica de Madrid
Madrid
EUR 50.000 - 70.000
Sé de los primeros solicitantes.
Hace 2 días
Descripción del empleo

Función:

  1. Advanced CMOS design and test.
  2. Validation, verification, and testing of chiplets for heterogeneous integration.

Empresa: UNIVERSIDAD POLITÉCNICA DE MADRID

Nº de Plazas: 1

Referencia: HRS2024/433

Publicada el: 7/10/2024

Publicada hasta el: 20/10/2024

Tipo de Contrato: Indefinido

Dedicación: Jornada completa

Remuneración Bruta (euros/año): 25.350

Localidad: Madrid

Provincia: Madrid

Disponibilidad para viajar: Si

Fecha de Incorporación: 01/11/2024

Fecha de Finalización: 30/06/2027

Nivel Académico: Master

Titulación Académica:

  1. Ingeniería Informática (Titulación Universitaria)
  2. Ingeniería

Áreas tecnológicas: P-154 Electrónica

Idiomas:

  1. Inglés: Alto (Lectura, Escrito, Conversación)
  2. Español: Medio (Lectura, Escrito, Conversación)

HABILIDADES-CUALIFICACIONES/SKILLS-QUALIFICATIONS:

  1. Master's degree in Electrical and Electronics Engineering, Telecommunication with a major in Electronics, Computer Science, or similar.
  2. Exceptional candidates who have completed a bachelor's degree and passed all master's subjects, being only pending the defense of their master's thesis, will also be considered.

REQUERIMIENTOS ESPECIFICOS/SPECIFIC REQUIREMENTS:

  1. Background on design of mixed-signal circuits.
  2. Valuable Knowledge of commercial design tools like Cadence / Synopsys.
  3. Competence in digital architectures and digital system design with HDLs (Verilog or VHDL).
  4. Knowledge of heterogeneous integration or chiplet design.

BENEFICIOS/BENEFITS:

The contract includes a gross salary of 25,350 € over 12 payments, and full social benefits in Spain. Conference, summer school, and workshop registration fees will also be covered.

The contracted researcher will pursue an industrial Ph.D. in Electrical and Electronic engineering in a joint program with INDRA, an international Spanish-based company, within the project “Chair UPM-INDRA in microelectronics.”

CRITERIOS Y PROCESO DE SELECCION/ELIGIBILITY CRITERIA AND SELECTION PROCESS:

Se aplican las pautas establecidas en el proceso de selección del nuevo Reglamento para el proceso de selección y contratación del personal investigador, personal técnico y personal gestor relacionado con la investigación de la Universidad Politécnica de Madrid, aprobado en la UPM.

- Academic records at bachelor's and master's levels.

- Previous experience in the design of electronic circuits.

- Motivation for doing a Ph.D. and abilities for dissemination, writing scientific papers, and presenting to public audiences, among others.

COMENTARIOS ADICIONALES/ADDITIONAL COMMENTS:

El contrato es vinculado al proyecto PCI2022-135077-2, financiado por MCIN/AEI/10.13039/501100011033 y por la Unión Europea “Next Generation EU”/PRTR.

Obtenga la revisión gratuita y confidencial de su currículum.
Selecciona un archivo o arrástralo y suéltalo
Avatar
Asesoramiento online gratuito
¡Mejora tus posibilidades de entrevistarte para ese puesto!
Adelántate y explora vacantes nuevas de [QE-30] | PhD on Advanced Circuits and Methods for Heterogeneous Integration en